电子产业
数字化服务平台

扫码下载
手机洽洽

  • 微信小程序

    让找料更便捷

  • 扫码下载手机洽洽

    随时找料

    即刻洽谈

    点击下载PC版
  • 华强电子网公众号

    电子元器件

    采购信息平台

  • 华强电子网移动端

    生意随身带

    随时随地找货

  • 华强商城公众号

    一站式电子元器件

    采购平台

  • 芯八哥公众号

    半导体行业观察第一站

利用低抖动LVPECL扇出缓冲器增加时钟源的输出数,附原理图、物料清单、装配图、数据手

2017/5/6 16:00:25;
来源:华强电子网 作者:华仔 浏览:109

标签:

摘要: 摘要:电路功能与优势许多系统都要求具有多个低抖动系统时钟,以便实现混合信号处理和定时。电路将ADF4351集成锁相环(PLL)和压控振荡器(VCO)与ADCLK948接口,后者可通过ADF4351的一路差分输出提供多达八路差分、低电压正射极耦合逻辑(LVPECL)输出。现代数字系统经常要求使用许多逻辑电平不同于时钟源的高质量时钟。为了确保在不丧失完整性的情况下准确地向其它电路元件配电,可能需要额外

摘要:

电路功能与优势

许多系统都要求具有多个低抖动系统时钟,以便实现混合信号处理和定时。电路将ADF4351集成锁相环(PLL)和压控振荡器(VCO)与ADCLK948接口,后者可通过ADF4351的一路差分输出提供多达八路差分、低电压正射极耦合逻辑(LVPECL)输出。

现代数字系统经常要求使用许多逻辑电平不同于时钟源的高质量时钟。为了确保在不丧失完整性的情况下准确地向其它电路元件配电,可能需要额外的缓冲。此处介绍ADF4351时钟源和ADCLK948时钟扇出缓冲器之间的接口,并且测量结果表明与时钟扇出缓冲器相关的加性抖动为75 fs rms。

连接至ADCLK948扇出缓冲器的ADF4351 PLL

  src="//img.hqew.com/File/Images/0-9999/0/HR/201756162453248349.jpg" /></p><p>详情见上传文档(点击下载)</p>
                    </div>
            </div>
<div class="tech-detail-share">
    <!-- Baidu Button BEGIN -->
    <div class="bdsharebuttonbox">
        <a href="##" class="bds_qzone" data-cmd="qzone" title="分享到QQ空间"></a>
        <a href="##" class="bds_tsina" data-cmd="tsina" title="分享到新浪微博"></a>
        <a href="##" class="bds_weixin" data-cmd="weixin" title="分享到微信"></a>
        <span>分享到:</span>
    </div>
    <script>window._bd_share_config = { "common": { "bdSnsKey": {}, "bdText": "", "bdMini": "1", "bdMiniList": false, "bdPic": "", "bdStyle": "2", "bdSize": "16" }, "share": {} }; with (document) 0[(getElementsByTagName(

型号 厂商 价格
EPCOS 爱普科斯 /
STM32F103RCT6 ST ¥461.23
STM32F103C8T6 ST ¥84
STM32F103VET6 ST ¥426.57
STM32F103RET6 ST ¥780.82
STM8S003F3P6 ST ¥10.62
STM32F103VCT6 ST ¥275.84
STM32F103CBT6 ST ¥130.66
STM32F030C8T6 ST ¥18.11
N76E003AT20 NUVOTON ¥9.67