电子产业
数字化服务平台

扫码下载
手机洽洽

  • 微信小程序

    让找料更便捷

  • 华强电子网APP

    随时找料

    即刻洽谈

    点击下载PC版
  • 华强电子网公众号

    电子元器件

    采购信息平台

  • 华强电子网移动端

    生意随身带

    随时随地找货

  • 华强商城公众号

    一站式电子元器件

    采购平台

  • 芯八哥公众号

    半导体行业观察第一站

赛普拉斯推出带四个串行外设接口的1Mb nvSRAM

来源:电子之家 作者:华仔 浏览:312

标签:

摘要: 赛普拉斯半导体公司近日宣布推出一款具有四个串行外设接口(SPI)的1Mb非易失性静态随机存取存储器(nvSRAM)。 这一新款nvSRAM的四个SPI接口使得该器件可以在尺寸更小的情况下,超越尺寸更大的并行接口器件的数据吞吐量。

赛普拉斯半导体公司近日宣布推出一款具有四个串行外设接口(SPI)的1Mb非易失性静态随机存取存储器(nvSRAM)。 这一新款nvSRAM的四个SPI接口使得该器件可以在尺寸更小的情况下,超越尺寸更大的并行接口器件的数据吞吐量。该款nvSRAM可为RAID存储设备、工业自动化、计算和网络应用在掉电时,无需电池即可保存大吞吐量的数据。

四SPI接口CY14V101QS 1Mb nvSRAM的最高时钟频率为108MHz,其性能超过了并行接口(x8 IO 宽度, 45-ns 访问时间)器件。该nvSRAM 提供了 24MBps的随机读写访问速度,无限制的写次数,以及20年的数据保存期。因其I/O宽度更小,其16-pin SOIC 封装以及 24-ball BGA封装的芯片管脚数更少,故占板空间也就更少。该器件还包括了一个可选的集成实时时钟(RTC),未经校准的精度为+/- 50ppm。这款nvSRAM与竞争器件相比具有更低的功耗,工作电流为 5.8mA,睡眠模式电流为10uA。

赛普拉斯nvSRAM符合RoHS标准,可直接替代SRAM、带电池的SRAM、EPROM和EEPROM器件,无需电池即可提供可靠的非易失性数据存储功能。掉电时,数据会自动从SRAM传输到该器件的非易失性单元。供电恢复后,数据可从非易失性单元恢复到SRAM。这两个操作也可均由软件控制。

赛普拉斯非易失性产品业务部总监Sonal Chandrasekhar认为:“关键任务系统需要能在掉电瞬间立即可靠地保存数据的高性能存储器。赛普拉斯的新款1Mb Quad SPI nvSRAM具有在掉电时保护数据安全的能力,其数据吞吐量可媲美并行器件,并且尺寸更小,功耗更低。”


赛普拉斯的nvSRAM系采用其SONOS(氧化硅氮氧化硅)嵌入式非易失性存储器技术制造,可实现更高的容量、更快的访问速度和更好的性能。对RAID系统、PLC、工业数据日志、计算和网络系统、电机驱动、路由器和交换机、航空、国防系统,以及游戏系统等于需要高性能和绝对非易失性数据安全的应用而言,nvSRAM是理想的选择。

赛普拉斯是SONOS工艺技术的领先者,该技术已用于其旗舰产品PSoC混合信号阵列、可编程时钟和其他产品中。SONOS兼容标准的CMOS技术,并有诸多优势,例如高耐用性、低功耗和抗辐射。SONOS技术已在赛普拉斯内部的工厂和多家代工厂中合规地采用。与其他磁基非易失性存储技术相比,该技术在规模化和可制造性方面提供了卓越的解决方案。赛普拉斯已经发运了超过20亿片采用与nvSRAM中相同SONOS工艺技术的产品。

供货情况
CY14V101QS 1Mb nvSRAM目前处于样片阶段,预计于2015年三季度量产。
 

Analog Devices, Inc.,全球领先的高性能信号处理解决方案供应商,最近推出一款高性能时钟抖动衰减器HMC7044,其支持JESD204B串行接口标准,适用于连接基站设计中的高速数据转换器和现场可编程门阵列(FPGA)。JESD204B接口专门针对高数据速率系统设计需求而开发,3.2 GHz HMC7044时钟抖动衰减器内置可以支持和增强该接口标准特性的独特功能。HMC7044提供50 fs抖动性能,可改善高速数据转换器的信噪比和动态范围。该器件提供14路低噪声且可配置的输出,可以灵活地与许多不同的器件接口。HMC7044还具有各种时钟管理和分配特性,使得基站设计人员利用单个器件就能构建完整的时钟设计。

基站应用中有许多串行JESD204B数据转换器通道需要将其数据帧与FPGA对齐。HMC7044时钟抖动衰减器可在数据转换器系统中产生源同步且可调的样本和帧对齐(SYSREF)时钟,使JESD204B系统设计得以简化。该器件具有两个锁相环(PLL)和重叠的片内压控振荡器(VCO)。第一PLL将一个低噪声、本地压控时钟振荡器(VCXO)锁定至噪声相对较高的参考,而第二PLL将VCXO信号倍频至VCO频率,仅增加非常小的噪声。对于蜂窝基础设施JESD204B时钟产生、无线基础设施、数据转换器时钟、微波基带卡和其它高速通信应用,HMC7044架构可提供出色的频率产生性能,相位噪声和积分抖动均很低。

HMC7044时钟抖动衰减器主要特性

  • 支持JEDEC JESD204B
  • 超低均方根抖动:50fs(12KHz至20MHz,典型值)
  • 噪底:-162dBc/Hz (245.76MHz)
  • 低相位噪声:<-142dBc/Hz(800kHz至983.04MHz输出频率)
  • PLL2提供多达14路差分器件时钟
  • 支持最高5GHz的外部VCO输入
  • 片内稳压器提供出色的PSRR

报价与供货

型号 厂商 价格
EPCOS 爱普科斯 /
STM32F103RCT6 ST ¥461.23
STM32F103C8T6 ST ¥84
STM32F103VET6 ST ¥426.57
STM32F103RET6 ST ¥780.82
STM8S003F3P6 ST ¥10.62
STM32F103VCT6 ST ¥275.84
STM32F103CBT6 ST ¥130.66
STM32F030C8T6 ST ¥18.11
N76E003AT20 NUVOTON ¥9.67