
1、音频信号处理流程:
该机芯的音频处理电路主要由U17 、U18 、U35 、U15 组成U17 / U35 是音频切换开关,u18 ( BD3886 )是音效增强电路,具有自动增益控制,BBE 伴音处理,音色控制,音量平衡控制,环绕声处理等功能,通过总线控制来实现音频的切换,U15 ( TDA2616 )是模拟音频功放,该机芯总共有七路音频信号,分别如下:
TV 音频:本机芯采用的是成都旭光一体化高频头u16 ,射频信号进入u16 内部以后经高频头内部电路解调后直接从U16 的14 脚输出TV 的伴音音频经三极管Q14 放大以后从其集电极输出,经C183 、C184 祸合把TV 音频送到音效处理电路U18 的15 、16 脚AV 1 / 5 音频:经祸合元件送到U17 的4 、11 脚;
AVZ 音频:经耦合元件送到U17 的4 、5 脚;
YUVI /高清1 音频:经祸合元件送到U17 的5 、15 脚;
YUVZ /高清2 音频:经祸合元件送到U17 的1 、12 脚;
USB 音频:从USB 板过来经祸合元件送到U35 的14 、5 脚;
HDMI 音频:HDMI 信号进入主芯片FLI8541内部进行解码,经解码后直接输出I2S 格式的数字音频信号,因为后级是采用的模拟音频功放,所有首先把I2S音频信号送到音频A / D 转换电路U9 的1 、2 、3 、4 脚,经U9 转换以后从U9 的10 、7 脚直接输出模拟的HDMI 音频信号,送到音频切换开关U35 的1 、12 脚进行音频切换处理
AVI / AVZ / YUVI / YUVZ 音频信号进入U17 ( 4052 )后,通过主芯片FLI8541 的123 和108 脚的高低电平来控制U17 的10 、9 脚,从而来实现音频切换,选通的一路从u17 的3 、13 脚输出送到音频处理电路U18 的15 、16 脚,在U18 内部来实现音效控制与处理USB 和HDMI 的音频信号进入U35 后,通过芯片U33 的4 脚I/0 口来控制U35 的9 脚来实现音频的切换,选通的一路音频信号从U35 的3 、13 脚输出,而后送到音效处理电路U18 的17 、18 脚,在U18 内部来实现音效控制与处理
所有音频进入音效处理芯片U18 内部以后,进行自动增益控制,BBE 伴音处理,音色控制,音量平衡控制,环绕声处理等,最后通过U18 的20 、21 脚总线端口来实现音源的切换,选通的音频信号从U18 的26 、25 脚输出,而后再送到后级音频功放U15 的1 、9 脚进行音频功率放大,放大的音频信号从U15 的4 、6 脚输出幅度足够的的音频信号推动喇叭还原出伴音。
U18 的6 、8 脚直接输出音频信号作为整机的音频外输出。
2、视频信号处理流程:
TV 视频信号:从高频头的12 脚输出送到FL 工8541 的83 脚;
AVI 视频信号:经祸合元件送到FL 工8 541 的53 脚;
AVZ 视频信号:经祸合元件送到FL 工8 541 的75 脚;
SVl 视频信号:经祸合元件c 信号送到FL 工8541 的71 脚;Y 信号送到的73 脚;
SVZ 视频信号:经祸合元件c 信号送到FL 工8541 的79 脚;Y 信号送到的81 脚;高清1 和 高清2 信号没有直接进入主芯片,而是先送到视频切换电路UZ 进行切换,通过u33 的7 脚的高低电平来控制UZ 的1 脚,当此脚为高电平时,高清1 信号通过,当此脚为低电平时,高清2 信号通过,选通的信号从UZ 的4 、7 、9 脚输出,后送到主芯片的67 、65 、63 脚进行视频处理。
USB 和VGA 视频,USB 的Y 、PB 、PR 信号从3USB 板过来以后,首先送到视频切换开关U34 的进行视频切换,VGA 的R 、G 、B 三基色信号也送到U34 进行和USB 的视频信号进行切换选择,通过U33 的工/0 口6 脚控制U34 的1 脚来实现切换选择,当U34 的1 脚为高电平时,为USB 板送过来的色差信号通过,当U43 的1 脚为低电平时,为VGA 的R 、G 、B 三基色信号通过,选通的视频信号从U34 的4 、7 、9 脚输出,后送到主芯片的59 、57 、55 脚,在主芯片内部完成视频处理。
另外VGA 的行场同步信号送到U3 的1 、2 脚,在U3 里进行缓冲整形,以提高VGA 信号的抗千扰能力,经处理后的信号从U3 的12 、8 脚输出,送给主芯片的95 、96 脚作为VGA 的行场同步信号。
所有视频信号进入主FLI8541 以后,在其内部进行3D 视频解码、图像优化、图像格式转换、图像缩放处理、LVDS编码等,最后直接输出LVDS信号给屏驱动电路,从而在LCD 屏还原出图像。 3、待机电路控制原理:
当本机芯处在开机状态时,FLI8542 的119 脚输出一个低电平给控制三极管Q7 的基极,Q7 得到反偏电压而截至,其集电极输出一个近4V 的高电平给排插CNS 的1 脚,经排线送到电源板控制电路,使电源输出12v 和24V ,从而实现开机。
当本机芯处在待机状态时,FL 工8542 的119 脚输出一个高电平给控制三极管Q7 的基极,Q7 得到正偏电压而导通,其集电极输出一个0v 的低电平排插CNS 的1 脚,经排线送 到电源板的控制电路,从而关闭1 ZV 和24V 的输出,从而实现整机的待机
待机控制电路见下图13 : 
4、CPU I/O扩展电路原理:
PCF8574是采用工ZC 接口的CPU I/0扩展芯片,主要是用来扩展FLI8541 的I/O口的不足,它是由飞利浦半导体制造的低功耗的I/0扩展芯片,具有中断能力,当不使用这个芯片时,通过配置它的输入跳线可以将其与CPU 脱离,根据需要可以任意配置它的I/0 为输入或输出。U33 的14 、15 脚是给CPU 向连的工ZC 总线接口,U33 的4 脚I/0 口控制U35 的10 脚,U33 的5 脚I/0 口控制高频头的10 脚,U33 的6 脚I/0 口控制U34 的1 脚,U33 的4 脚I/0口控制U35 的10 脚,U33 的7 脚I/0 口控制UZ 的1 脚,U33 的12 脚I/0 口控制USB 电路的供电
CPU 的I/0 扩展电路见图14 : 
5、背光开关控制原理:
当开机时FLI8541的116脚输出PWM0为低电平给控制三极管Q 斗的基极,Q 斗得到反偏而截至,使其集电极输出3 6V 的控制信号到背光板,使背光板工作从而产生高压点亮背光灯。
当关机时FLI8541的116 脚输出PWM0为高电平给控制三极管Q 斗的基极,此时Q 斗得到正偏而导通,使其集电极为OV 低电平输出给背光板关闭高压从而背光灯。
背光亮度控制是由CPU功扩展电路U33 的11 脚来控制,它是控制三极管Q6D 的基极电压来改变Q6 的导通程度,使Q6 的集电极电压变化来实现背亮度的控制。
背光开关与亮度控制原理图见下图15 : 
6、音频功放供电电路原理;
7、屏供电控制原理:
当在开机状态时,FLI8541 电路及其它负载电路工作正常,由FL8541的121 脚输出一个高电平给屏供电控制三基管Q3 的基极,Q3 得到正偏而导通,其集电极为低电平,送到MOS管U4 的控制栅极,使U4 导通,把U4 源极的12V 电源从U4 的漏极输出,送到屏驱动电路对屏进行供电。 
当在待机状态时,FLI8541 的121 脚输出一个低电平给Q3 的基极,使Q3 截至,其Q3 的集电极输出5V 的高电平,使MOS 管U4 截止,从而关闭屏驱动板上的12V 供电。

